714d19b2acace50da89844338093bfe5e31b3ad9
[linux-2.6.34-lpc32xx.git] / sound / soc / codecs / uda1380.c
1 /*
2  * uda1380.c - Philips UDA1380 ALSA SoC audio driver
3  *
4  * This program is free software; you can redistribute it and/or modify
5  * it under the terms of the GNU General Public License version 2 as
6  * published by the Free Software Foundation.
7  *
8  * Copyright (c) 2007-2009 Philipp Zabel <philipp.zabel@gmail.com>
9  *
10  * Modified by Richard Purdie <richard@openedhand.com> to fit into SoC
11  * codec model.
12  *
13  * Copyright (c) 2005 Giorgio Padrin <giorgio@mandarinlogiq.org>
14  * Copyright 2005 Openedhand Ltd.
15  */
16
17 #include <linux/module.h>
18 #include <linux/init.h>
19 #include <linux/types.h>
20 #include <linux/slab.h>
21 #include <linux/errno.h>
22 #include <linux/gpio.h>
23 #include <linux/delay.h>
24 #include <linux/i2c.h>
25 #include <linux/workqueue.h>
26 #include <sound/core.h>
27 #include <sound/control.h>
28 #include <sound/initval.h>
29 #include <sound/soc.h>
30 #include <sound/soc-dapm.h>
31 #include <sound/tlv.h>
32 #include <sound/uda1380.h>
33
34 #include "uda1380.h"
35
36 static struct snd_soc_codec *uda1380_codec;
37
38 /* codec private data */
39 struct uda1380_priv {
40         struct snd_soc_codec codec;
41         u16 reg_cache[UDA1380_CACHEREGNUM];
42         unsigned int dac_clk;
43         struct work_struct work;
44 };
45
46 /*
47  * uda1380 register cache
48  */
49 static const u16 uda1380_reg[UDA1380_CACHEREGNUM] = {
50         0x0502, 0x0000, 0x0000, 0x3f3f,
51         0x0202, 0x0000, 0x0000, 0x0000,
52         0x0000, 0x0000, 0x0000, 0x0000,
53         0x0000, 0x0000, 0x0000, 0x0000,
54         0x0000, 0xff00, 0x0000, 0x4800,
55         0x0000, 0x0000, 0x0000, 0x0000,
56         0x0000, 0x0000, 0x0000, 0x0000,
57         0x0000, 0x0000, 0x0000, 0x0000,
58         0x0000, 0x0000, 0x0002, 0x0000,
59 };
60
61 static unsigned long uda1380_cache_dirty;
62
63 /*
64  * read uda1380 register cache
65  */
66 static inline unsigned int uda1380_read_reg_cache(struct snd_soc_codec *codec,
67         unsigned int reg)
68 {
69         u16 *cache = codec->reg_cache;
70         if (reg == UDA1380_RESET)
71                 return 0;
72         if (reg >= UDA1380_CACHEREGNUM)
73                 return -1;
74         return cache[reg];
75 }
76
77 /*
78  * write uda1380 register cache
79  */
80 static inline void uda1380_write_reg_cache(struct snd_soc_codec *codec,
81         u16 reg, unsigned int value)
82 {
83         u16 *cache = codec->reg_cache;
84
85         if (reg >= UDA1380_CACHEREGNUM)
86                 return;
87         if ((reg >= 0x10) && (cache[reg] != value))
88                 set_bit(reg - 0x10, &uda1380_cache_dirty);
89         cache[reg] = value;
90 }
91
92 /*
93  * write to the UDA1380 register space
94  */
95 static int uda1380_write(struct snd_soc_codec *codec, unsigned int reg,
96         unsigned int value)
97 {
98         u8 data[3];
99
100         /* data is
101          *   data[0] is register offset
102          *   data[1] is MS byte
103          *   data[2] is LS byte
104          */
105         data[0] = reg;
106         data[1] = (value & 0xff00) >> 8;
107         data[2] = value & 0x00ff;
108
109         uda1380_write_reg_cache(codec, reg, value);
110
111         /* the interpolator & decimator regs must only be written when the
112          * codec DAI is active.
113          */
114         if (!codec->active && (reg >= UDA1380_MVOL))
115                 return 0;
116         pr_debug("uda1380: hw write %x val %x\n", reg, value);
117         if (codec->hw_write(codec->control_data, data, 3) == 3) {
118                 unsigned int val;
119                 i2c_master_send(codec->control_data, data, 1);
120                 i2c_master_recv(codec->control_data, data, 2);
121                 val = (data[0]<<8) | data[1];
122                 if (val != value) {
123                         pr_debug("uda1380: READ BACK VAL %x\n",
124                                         (data[0]<<8) | data[1]);
125                         return -EIO;
126                 }
127                 if (reg >= 0x10)
128                         clear_bit(reg - 0x10, &uda1380_cache_dirty);
129                 return 0;
130         } else
131                 return -EIO;
132 }
133
134 #define uda1380_reset(c)        uda1380_write(c, UDA1380_RESET, 0)
135
136 static void uda1380_flush_work(struct work_struct *work)
137 {
138         int bit, reg;
139
140         for_each_set_bit(bit, &uda1380_cache_dirty, UDA1380_CACHEREGNUM - 0x10) {
141                 reg = 0x10 + bit;
142                 pr_debug("uda1380: flush reg %x val %x:\n", reg,
143                                 uda1380_read_reg_cache(uda1380_codec, reg));
144                 uda1380_write(uda1380_codec, reg,
145                                 uda1380_read_reg_cache(uda1380_codec, reg));
146                 clear_bit(bit, &uda1380_cache_dirty);
147         }
148 }
149
150 /* declarations of ALSA reg_elem_REAL controls */
151 static const char *uda1380_deemp[] = {
152         "None",
153         "32kHz",
154         "44.1kHz",
155         "48kHz",
156         "96kHz",
157 };
158 static const char *uda1380_input_sel[] = {
159         "Line",
160         "Mic + Line R",
161         "Line L",
162         "Mic",
163 };
164 static const char *uda1380_output_sel[] = {
165         "DAC",
166         "Analog Mixer",
167 };
168 static const char *uda1380_spf_mode[] = {
169         "Flat",
170         "Minimum1",
171         "Minimum2",
172         "Maximum"
173 };
174 static const char *uda1380_capture_sel[] = {
175         "ADC",
176         "Digital Mixer"
177 };
178 static const char *uda1380_sel_ns[] = {
179         "3rd-order",
180         "5th-order"
181 };
182 static const char *uda1380_mix_control[] = {
183         "off",
184         "PCM only",
185         "before sound processing",
186         "after sound processing"
187 };
188 static const char *uda1380_sdet_setting[] = {
189         "3200",
190         "4800",
191         "9600",
192         "19200"
193 };
194 static const char *uda1380_os_setting[] = {
195         "single-speed",
196         "double-speed (no mixing)",
197         "quad-speed (no mixing)"
198 };
199
200 static const struct soc_enum uda1380_deemp_enum[] = {
201         SOC_ENUM_SINGLE(UDA1380_DEEMP, 8, 5, uda1380_deemp),
202         SOC_ENUM_SINGLE(UDA1380_DEEMP, 0, 5, uda1380_deemp),
203 };
204 static const struct soc_enum uda1380_input_sel_enum =
205         SOC_ENUM_SINGLE(UDA1380_ADC, 2, 4, uda1380_input_sel);          /* SEL_MIC, SEL_LNA */
206 static const struct soc_enum uda1380_output_sel_enum =
207         SOC_ENUM_SINGLE(UDA1380_PM, 7, 2, uda1380_output_sel);          /* R02_EN_AVC */
208 static const struct soc_enum uda1380_spf_enum =
209         SOC_ENUM_SINGLE(UDA1380_MODE, 14, 4, uda1380_spf_mode);         /* M */
210 static const struct soc_enum uda1380_capture_sel_enum =
211         SOC_ENUM_SINGLE(UDA1380_IFACE, 6, 2, uda1380_capture_sel);      /* SEL_SOURCE */
212 static const struct soc_enum uda1380_sel_ns_enum =
213         SOC_ENUM_SINGLE(UDA1380_MIXER, 14, 2, uda1380_sel_ns);          /* SEL_NS */
214 static const struct soc_enum uda1380_mix_enum =
215         SOC_ENUM_SINGLE(UDA1380_MIXER, 12, 4, uda1380_mix_control);     /* MIX, MIX_POS */
216 static const struct soc_enum uda1380_sdet_enum =
217         SOC_ENUM_SINGLE(UDA1380_MIXER, 4, 4, uda1380_sdet_setting);     /* SD_VALUE */
218 static const struct soc_enum uda1380_os_enum =
219         SOC_ENUM_SINGLE(UDA1380_MIXER, 0, 3, uda1380_os_setting);       /* OS */
220
221 /*
222  * from -48 dB in 1.5 dB steps (mute instead of -49.5 dB)
223  */
224 static DECLARE_TLV_DB_SCALE(amix_tlv, -4950, 150, 1);
225
226 /*
227  * from -78 dB in 1 dB steps (3 dB steps, really. LSB are ignored),
228  * from -66 dB in 0.5 dB steps (2 dB steps, really) and
229  * from -52 dB in 0.25 dB steps
230  */
231 static const unsigned int mvol_tlv[] = {
232         TLV_DB_RANGE_HEAD(3),
233         0, 15, TLV_DB_SCALE_ITEM(-8200, 100, 1),
234         16, 43, TLV_DB_SCALE_ITEM(-6600, 50, 0),
235         44, 252, TLV_DB_SCALE_ITEM(-5200, 25, 0),
236 };
237
238 /*
239  * from -72 dB in 1.5 dB steps (6 dB steps really),
240  * from -66 dB in 0.75 dB steps (3 dB steps really),
241  * from -60 dB in 0.5 dB steps (2 dB steps really) and
242  * from -46 dB in 0.25 dB steps
243  */
244 static const unsigned int vc_tlv[] = {
245         TLV_DB_RANGE_HEAD(4),
246         0, 7, TLV_DB_SCALE_ITEM(-7800, 150, 1),
247         8, 15, TLV_DB_SCALE_ITEM(-6600, 75, 0),
248         16, 43, TLV_DB_SCALE_ITEM(-6000, 50, 0),
249         44, 228, TLV_DB_SCALE_ITEM(-4600, 25, 0),
250 };
251
252 /* from 0 to 6 dB in 2 dB steps if SPF mode != flat */
253 static DECLARE_TLV_DB_SCALE(tr_tlv, 0, 200, 0);
254
255 /* from 0 to 24 dB in 2 dB steps, if SPF mode == maximum, otherwise cuts
256  * off at 18 dB max) */
257 static DECLARE_TLV_DB_SCALE(bb_tlv, 0, 200, 0);
258
259 /* from -63 to 24 dB in 0.5 dB steps (-128...48) */
260 static DECLARE_TLV_DB_SCALE(dec_tlv, -6400, 50, 1);
261
262 /* from 0 to 24 dB in 3 dB steps */
263 static DECLARE_TLV_DB_SCALE(pga_tlv, 0, 300, 0);
264
265 /* from 0 to 30 dB in 2 dB steps */
266 static DECLARE_TLV_DB_SCALE(vga_tlv, 0, 200, 0);
267
268 static const struct snd_kcontrol_new uda1380_snd_controls[] = {
269         SOC_DOUBLE_TLV("Analog Mixer Volume", UDA1380_AMIX, 0, 8, 44, 1, amix_tlv),     /* AVCR, AVCL */
270         SOC_DOUBLE_TLV("Master Playback Volume", UDA1380_MVOL, 0, 8, 252, 1, mvol_tlv), /* MVCL, MVCR */
271         SOC_SINGLE_TLV("ADC Playback Volume", UDA1380_MIXVOL, 8, 228, 1, vc_tlv),       /* VC2 */
272         SOC_SINGLE_TLV("PCM Playback Volume", UDA1380_MIXVOL, 0, 228, 1, vc_tlv),       /* VC1 */
273         SOC_ENUM("Sound Processing Filter", uda1380_spf_enum),                          /* M */
274         SOC_DOUBLE_TLV("Tone Control - Treble", UDA1380_MODE, 4, 12, 3, 0, tr_tlv),     /* TRL, TRR */
275         SOC_DOUBLE_TLV("Tone Control - Bass", UDA1380_MODE, 0, 8, 15, 0, bb_tlv),       /* BBL, BBR */
276 /**/    SOC_SINGLE("Master Playback Switch", UDA1380_DEEMP, 14, 1, 1),          /* MTM */
277         SOC_SINGLE("ADC Playback Switch", UDA1380_DEEMP, 11, 1, 1),             /* MT2 from decimation filter */
278         SOC_ENUM("ADC Playback De-emphasis", uda1380_deemp_enum[0]),            /* DE2 */
279         SOC_SINGLE("PCM Playback Switch", UDA1380_DEEMP, 3, 1, 1),              /* MT1, from digital data input */
280         SOC_ENUM("PCM Playback De-emphasis", uda1380_deemp_enum[1]),            /* DE1 */
281         SOC_SINGLE("DAC Polarity inverting Switch", UDA1380_MIXER, 15, 1, 0),   /* DA_POL_INV */
282         SOC_ENUM("Noise Shaper", uda1380_sel_ns_enum),                          /* SEL_NS */
283         SOC_ENUM("Digital Mixer Signal Control", uda1380_mix_enum),             /* MIX_POS, MIX */
284         SOC_SINGLE("Silence Detector Switch", UDA1380_MIXER, 6, 1, 0),          /* SDET_ON */
285         SOC_ENUM("Silence Detector Setting", uda1380_sdet_enum),                /* SD_VALUE */
286         SOC_ENUM("Oversampling Input", uda1380_os_enum),                        /* OS */
287         SOC_DOUBLE_S8_TLV("ADC Capture Volume", UDA1380_DEC, -128, 48, dec_tlv),        /* ML_DEC, MR_DEC */
288 /**/    SOC_SINGLE("ADC Capture Switch", UDA1380_PGA, 15, 1, 1),                /* MT_ADC */
289         SOC_DOUBLE_TLV("Line Capture Volume", UDA1380_PGA, 0, 8, 8, 0, pga_tlv), /* PGA_GAINCTRLL, PGA_GAINCTRLR */
290         SOC_SINGLE("ADC Polarity inverting Switch", UDA1380_ADC, 12, 1, 0),     /* ADCPOL_INV */
291         SOC_SINGLE_TLV("Mic Capture Volume", UDA1380_ADC, 8, 15, 0, vga_tlv),   /* VGA_CTRL */
292         SOC_SINGLE("DC Filter Bypass Switch", UDA1380_ADC, 1, 1, 0),            /* SKIP_DCFIL (before decimator) */
293         SOC_SINGLE("DC Filter Enable Switch", UDA1380_ADC, 0, 1, 0),            /* EN_DCFIL (at output of decimator) */
294         SOC_SINGLE("AGC Timing", UDA1380_AGC, 8, 7, 0),                 /* TODO: enum, see table 62 */
295         SOC_SINGLE("AGC Target level", UDA1380_AGC, 2, 3, 1),                   /* AGC_LEVEL */
296         /* -5.5, -8, -11.5, -14 dBFS */
297         SOC_SINGLE("AGC Switch", UDA1380_AGC, 0, 1, 0),
298 };
299
300 /* Input mux */
301 static const struct snd_kcontrol_new uda1380_input_mux_control =
302         SOC_DAPM_ENUM("Route", uda1380_input_sel_enum);
303
304 /* Output mux */
305 static const struct snd_kcontrol_new uda1380_output_mux_control =
306         SOC_DAPM_ENUM("Route", uda1380_output_sel_enum);
307
308 /* Capture mux */
309 static const struct snd_kcontrol_new uda1380_capture_mux_control =
310         SOC_DAPM_ENUM("Route", uda1380_capture_sel_enum);
311
312
313 static const struct snd_soc_dapm_widget uda1380_dapm_widgets[] = {
314         SND_SOC_DAPM_MUX("Input Mux", SND_SOC_NOPM, 0, 0,
315                 &uda1380_input_mux_control),
316         SND_SOC_DAPM_MUX("Output Mux", SND_SOC_NOPM, 0, 0,
317                 &uda1380_output_mux_control),
318         SND_SOC_DAPM_MUX("Capture Mux", SND_SOC_NOPM, 0, 0,
319                 &uda1380_capture_mux_control),
320         SND_SOC_DAPM_PGA("Left PGA", UDA1380_PM, 3, 0, NULL, 0),
321         SND_SOC_DAPM_PGA("Right PGA", UDA1380_PM, 1, 0, NULL, 0),
322         SND_SOC_DAPM_PGA("Mic LNA", UDA1380_PM, 4, 0, NULL, 0),
323         SND_SOC_DAPM_ADC("Left ADC", "Left Capture", UDA1380_PM, 2, 0),
324         SND_SOC_DAPM_ADC("Right ADC", "Right Capture", UDA1380_PM, 0, 0),
325         SND_SOC_DAPM_INPUT("VINM"),
326         SND_SOC_DAPM_INPUT("VINL"),
327         SND_SOC_DAPM_INPUT("VINR"),
328         SND_SOC_DAPM_MIXER("Analog Mixer", UDA1380_PM, 6, 0, NULL, 0),
329         SND_SOC_DAPM_OUTPUT("VOUTLHP"),
330         SND_SOC_DAPM_OUTPUT("VOUTRHP"),
331         SND_SOC_DAPM_OUTPUT("VOUTL"),
332         SND_SOC_DAPM_OUTPUT("VOUTR"),
333         SND_SOC_DAPM_DAC("DAC", "Playback", UDA1380_PM, 10, 0),
334         SND_SOC_DAPM_PGA("HeadPhone Driver", UDA1380_PM, 13, 0, NULL, 0),
335 };
336
337 static const struct snd_soc_dapm_route audio_map[] = {
338
339         /* output mux */
340         {"HeadPhone Driver", NULL, "Output Mux"},
341         {"VOUTR", NULL, "Output Mux"},
342         {"VOUTL", NULL, "Output Mux"},
343
344         {"Analog Mixer", NULL, "VINR"},
345         {"Analog Mixer", NULL, "VINL"},
346         {"Analog Mixer", NULL, "DAC"},
347
348         {"Output Mux", "DAC", "DAC"},
349         {"Output Mux", "Analog Mixer", "Analog Mixer"},
350
351         /* {"DAC", "Digital Mixer", "I2S" } */
352
353         /* headphone driver */
354         {"VOUTLHP", NULL, "HeadPhone Driver"},
355         {"VOUTRHP", NULL, "HeadPhone Driver"},
356
357         /* input mux */
358         {"Left ADC", NULL, "Input Mux"},
359         {"Input Mux", "Mic", "Mic LNA"},
360         {"Input Mux", "Mic + Line R", "Mic LNA"},
361         {"Input Mux", "Line L", "Left PGA"},
362         {"Input Mux", "Line", "Left PGA"},
363
364         /* right input */
365         {"Right ADC", "Mic + Line R", "Right PGA"},
366         {"Right ADC", "Line", "Right PGA"},
367
368         /* inputs */
369         {"Mic LNA", NULL, "VINM"},
370         {"Left PGA", NULL, "VINL"},
371         {"Right PGA", NULL, "VINR"},
372 };
373
374 static int uda1380_add_widgets(struct snd_soc_codec *codec)
375 {
376         snd_soc_dapm_new_controls(codec, uda1380_dapm_widgets,
377                                   ARRAY_SIZE(uda1380_dapm_widgets));
378
379         snd_soc_dapm_add_routes(codec, audio_map, ARRAY_SIZE(audio_map));
380
381         return 0;
382 }
383
384 static int uda1380_set_dai_fmt_both(struct snd_soc_dai *codec_dai,
385                 unsigned int fmt)
386 {
387         struct snd_soc_codec *codec = codec_dai->codec;
388         int iface;
389
390         /* set up DAI based upon fmt */
391         iface = uda1380_read_reg_cache(codec, UDA1380_IFACE);
392         iface &= ~(R01_SFORI_MASK | R01_SIM | R01_SFORO_MASK);
393
394         switch (fmt & SND_SOC_DAIFMT_FORMAT_MASK) {
395         case SND_SOC_DAIFMT_I2S:
396                 iface |= R01_SFORI_I2S | R01_SFORO_I2S;
397                 break;
398         case SND_SOC_DAIFMT_LSB:
399                 iface |= R01_SFORI_LSB16 | R01_SFORO_LSB16;
400                 break;
401         case SND_SOC_DAIFMT_MSB:
402                 iface |= R01_SFORI_MSB | R01_SFORO_MSB;
403         }
404
405         if ((fmt & SND_SOC_DAIFMT_MASTER_MASK) == SND_SOC_DAIFMT_CBM_CFM)
406                 iface |= R01_SIM;
407
408 #if 0
409         /* DATAI is slave only, so in single-link mode, this has to be slave */
410         if ((fmt & SND_SOC_DAIFMT_MASTER_MASK) != SND_SOC_DAIFMT_CBS_CFS)
411                 return -EINVAL;
412 #endif
413
414         uda1380_write(codec, UDA1380_IFACE, iface);
415
416         return 0;
417 }
418
419 static int uda1380_set_dai_fmt_playback(struct snd_soc_dai *codec_dai,
420                 unsigned int fmt)
421 {
422         struct snd_soc_codec *codec = codec_dai->codec;
423         int iface;
424
425         /* set up DAI based upon fmt */
426         iface = uda1380_read_reg_cache(codec, UDA1380_IFACE);
427         iface &= ~R01_SFORI_MASK;
428
429         switch (fmt & SND_SOC_DAIFMT_FORMAT_MASK) {
430         case SND_SOC_DAIFMT_I2S:
431                 iface |= R01_SFORI_I2S;
432                 break;
433         case SND_SOC_DAIFMT_LSB:
434                 iface |= R01_SFORI_LSB16;
435                 break;
436         case SND_SOC_DAIFMT_MSB:
437                 iface |= R01_SFORI_MSB;
438         }
439
440         /* DATAI is slave only, so this has to be slave */
441         if ((fmt & SND_SOC_DAIFMT_MASTER_MASK) != SND_SOC_DAIFMT_CBS_CFS)
442                 return -EINVAL;
443
444         uda1380_write(codec, UDA1380_IFACE, iface);
445
446         return 0;
447 }
448
449 static int uda1380_set_dai_fmt_capture(struct snd_soc_dai *codec_dai,
450                 unsigned int fmt)
451 {
452         struct snd_soc_codec *codec = codec_dai->codec;
453         int iface;
454
455         /* set up DAI based upon fmt */
456         iface = uda1380_read_reg_cache(codec, UDA1380_IFACE);
457         iface &= ~(R01_SIM | R01_SFORO_MASK);
458
459         switch (fmt & SND_SOC_DAIFMT_FORMAT_MASK) {
460         case SND_SOC_DAIFMT_I2S:
461                 iface |= R01_SFORO_I2S;
462                 break;
463         case SND_SOC_DAIFMT_LSB:
464                 iface |= R01_SFORO_LSB16;
465                 break;
466         case SND_SOC_DAIFMT_MSB:
467                 iface |= R01_SFORO_MSB;
468         }
469
470         if ((fmt & SND_SOC_DAIFMT_MASTER_MASK) == SND_SOC_DAIFMT_CBM_CFM)
471                 iface |= R01_SIM;
472
473         uda1380_write(codec, UDA1380_IFACE, iface);
474
475         return 0;
476 }
477
478 static int uda1380_trigger(struct snd_pcm_substream *substream, int cmd,
479                 struct snd_soc_dai *dai)
480 {
481         struct snd_soc_pcm_runtime *rtd = substream->private_data;
482         struct snd_soc_device *socdev = rtd->socdev;
483         struct snd_soc_codec *codec = socdev->card->codec;
484         struct uda1380_priv *uda1380 = codec->private_data;
485         int mixer = uda1380_read_reg_cache(codec, UDA1380_MIXER);
486
487         switch (cmd) {
488         case SNDRV_PCM_TRIGGER_START:
489         case SNDRV_PCM_TRIGGER_PAUSE_RELEASE:
490                 uda1380_write_reg_cache(codec, UDA1380_MIXER,
491                                         mixer & ~R14_SILENCE);
492                 schedule_work(&uda1380->work);
493                 break;
494         case SNDRV_PCM_TRIGGER_STOP:
495         case SNDRV_PCM_TRIGGER_PAUSE_PUSH:
496                 uda1380_write_reg_cache(codec, UDA1380_MIXER,
497                                         mixer | R14_SILENCE);
498                 schedule_work(&uda1380->work);
499                 break;
500         }
501         return 0;
502 }
503
504 static int uda1380_pcm_prepare(struct snd_pcm_substream *substream,
505                 struct snd_soc_dai *dai)
506 {
507         struct snd_soc_pcm_runtime *rtd = substream->private_data;
508         struct snd_soc_device *socdev = rtd->socdev;
509         struct snd_soc_codec *codec = socdev->card->codec;
510         int reg, reg_start, reg_end, clk;
511
512         if (substream->stream == SNDRV_PCM_STREAM_PLAYBACK) {
513                 reg_start = UDA1380_MVOL;
514                 reg_end = UDA1380_MIXER;
515         } else {
516                 reg_start = UDA1380_DEC;
517                 reg_end = UDA1380_AGC;
518         }
519
520         clk = uda1380_read_reg_cache(codec, UDA1380_CLK);
521         uda1380_write(codec, UDA1380_CLK, clk & ~R00_DAC_CLK);
522
523         for (reg = reg_start; reg <= reg_end; reg++) {
524                 pr_debug("uda1380: flush reg %x val %x:", reg,
525                                 uda1380_read_reg_cache(codec, reg));
526                 if(reg == UDA1380_MIXER)
527                         uda1380_write(codec, reg,
528                                 uda1380_read_reg_cache(codec, reg) | R14_SILENCE);
529                 /* Disable DAC mute */
530                 else if(reg == UDA1380_PGA)
531                         uda1380_write(codec, reg,
532                                 uda1380_read_reg_cache(codec, reg) & ~R21_MT_ADC);
533                 else
534                         uda1380_write(codec, reg, uda1380_read_reg_cache(codec, reg));
535         }
536
537         uda1380_write(codec, UDA1380_CLK, clk | R00_DAC_CLK);
538         
539         return 0;
540 }
541
542 static int uda1380_pcm_hw_params(struct snd_pcm_substream *substream,
543                 struct snd_pcm_hw_params *params,
544                 struct snd_soc_dai *dai)
545 {
546         struct snd_soc_pcm_runtime *rtd = substream->private_data;
547         struct snd_soc_device *socdev = rtd->socdev;
548         struct snd_soc_codec *codec = socdev->card->codec;
549         u16 clk = uda1380_read_reg_cache(codec, UDA1380_CLK);
550
551         /* set WSPLL power and divider if running from this clock */
552         if (clk & R00_DAC_CLK) {
553                 int rate = params_rate(params);
554                 u16 pm = uda1380_read_reg_cache(codec, UDA1380_PM);
555                 clk &= ~0x3; /* clear SEL_LOOP_DIV */
556                 switch (rate) {
557                 case 6250 ... 12500:
558                         clk |= 0x0;
559                         break;
560                 case 12501 ... 25000:
561                         clk |= 0x1;
562                         break;
563                 case 25001 ... 50000:
564                         clk |= 0x2;
565                         break;
566                 case 50001 ... 100000:
567                         clk |= 0x3;
568                         break;
569                 }
570                 uda1380_write(codec, UDA1380_PM, R02_PON_PLL | pm);
571         }
572
573         if (substream->stream == SNDRV_PCM_STREAM_PLAYBACK)
574                 clk |= R00_EN_DAC | R00_EN_INT;
575         else
576                 clk |= R00_EN_ADC | R00_EN_DEC;
577
578         uda1380_write(codec, UDA1380_CLK, clk);
579         return 0;
580 }
581
582 static void uda1380_pcm_shutdown(struct snd_pcm_substream *substream,
583                                  struct snd_soc_dai *dai)
584 {
585         struct snd_soc_pcm_runtime *rtd = substream->private_data;
586         struct snd_soc_device *socdev = rtd->socdev;
587         struct snd_soc_codec *codec = socdev->card->codec;
588         u16 clk = uda1380_read_reg_cache(codec, UDA1380_CLK);
589
590         /* shut down WSPLL power if running from this clock */
591         if (clk & R00_DAC_CLK) {
592                 u16 pm = uda1380_read_reg_cache(codec, UDA1380_PM);
593                 uda1380_write(codec, UDA1380_PM, ~R02_PON_PLL & pm);
594         }
595
596         if (substream->stream == SNDRV_PCM_STREAM_PLAYBACK)
597                 clk &= ~(R00_EN_DAC | R00_EN_INT);
598         else
599                 clk &= ~(R00_EN_ADC | R00_EN_DEC);
600
601         uda1380_write(codec, UDA1380_CLK, clk);
602 }
603
604 static int uda1380_set_bias_level(struct snd_soc_codec *codec,
605         enum snd_soc_bias_level level)
606 {
607         int pm = uda1380_read_reg_cache(codec, UDA1380_PM);
608
609         switch (level) {
610         case SND_SOC_BIAS_ON:
611         case SND_SOC_BIAS_PREPARE:
612                 uda1380_write(codec, UDA1380_PM, R02_PON_BIAS | pm);
613                 break;
614         case SND_SOC_BIAS_STANDBY:
615                 uda1380_write(codec, UDA1380_PM, R02_PON_BIAS);
616                 break;
617         case SND_SOC_BIAS_OFF:
618                 uda1380_write(codec, UDA1380_PM, 0x0);
619                 break;
620         }
621         codec->bias_level = level;
622         return 0;
623 }
624
625 #define UDA1380_RATES (SNDRV_PCM_RATE_8000 | SNDRV_PCM_RATE_11025 |\
626                        SNDRV_PCM_RATE_16000 | SNDRV_PCM_RATE_22050 |\
627                        SNDRV_PCM_RATE_44100 | SNDRV_PCM_RATE_48000)
628
629 static struct snd_soc_dai_ops uda1380_dai_ops = {
630         .hw_params      = uda1380_pcm_hw_params,
631         .shutdown       = uda1380_pcm_shutdown,
632         .prepare        = uda1380_pcm_prepare,
633         .trigger        = uda1380_trigger,
634         .set_fmt        = uda1380_set_dai_fmt_both,
635 };
636
637 static struct snd_soc_dai_ops uda1380_dai_ops_playback = {
638         .hw_params      = uda1380_pcm_hw_params,
639         .shutdown       = uda1380_pcm_shutdown,
640         .prepare        = uda1380_pcm_prepare,
641         .trigger        = uda1380_trigger,
642         .set_fmt        = uda1380_set_dai_fmt_playback,
643 };
644
645 static struct snd_soc_dai_ops uda1380_dai_ops_capture = {
646         .hw_params      = uda1380_pcm_hw_params,
647         .shutdown       = uda1380_pcm_shutdown,
648         .prepare        = uda1380_pcm_prepare,
649         .trigger        = uda1380_trigger,
650         .set_fmt        = uda1380_set_dai_fmt_capture,
651 };
652
653 struct snd_soc_dai uda1380_dai[] = {
654 {
655         .name = "UDA1380",
656         .playback = {
657                 .stream_name = "Playback",
658                 .channels_min = 1,
659                 .channels_max = 2,
660                 .rates = UDA1380_RATES,
661                 .formats = SNDRV_PCM_FMTBIT_S16_LE,},
662         .capture = {
663                 .stream_name = "Capture",
664                 .channels_min = 1,
665                 .channels_max = 2,
666                 .rates = UDA1380_RATES,
667                 .formats = SNDRV_PCM_FMTBIT_S16_LE,},
668         .ops = &uda1380_dai_ops,
669 },
670 { /* playback only - dual interface */
671         .name = "UDA1380",
672         .playback = {
673                 .stream_name = "Playback",
674                 .channels_min = 1,
675                 .channels_max = 2,
676                 .rates = UDA1380_RATES,
677                 .formats = SNDRV_PCM_FMTBIT_S16_LE,
678         },
679         .ops = &uda1380_dai_ops_playback,
680 },
681 { /* capture only - dual interface*/
682         .name = "UDA1380",
683         .capture = {
684                 .stream_name = "Capture",
685                 .channels_min = 1,
686                 .channels_max = 2,
687                 .rates = UDA1380_RATES,
688                 .formats = SNDRV_PCM_FMTBIT_S16_LE,
689         },
690         .ops = &uda1380_dai_ops_capture,
691 },
692 };
693 EXPORT_SYMBOL_GPL(uda1380_dai);
694
695 static int uda1380_suspend(struct platform_device *pdev, pm_message_t state)
696 {
697         struct snd_soc_device *socdev = platform_get_drvdata(pdev);
698         struct snd_soc_codec *codec = socdev->card->codec;
699
700         uda1380_set_bias_level(codec, SND_SOC_BIAS_OFF);
701         return 0;
702 }
703
704 static int uda1380_resume(struct platform_device *pdev)
705 {
706         struct snd_soc_device *socdev = platform_get_drvdata(pdev);
707         struct snd_soc_codec *codec = socdev->card->codec;
708         int i;
709         u8 data[2];
710         u16 *cache = codec->reg_cache;
711
712         /* Sync reg_cache with the hardware */
713         for (i = 0; i < ARRAY_SIZE(uda1380_reg); i++) {
714                 data[0] = (i << 1) | ((cache[i] >> 8) & 0x0001);
715                 data[1] = cache[i] & 0x00ff;
716                 codec->hw_write(codec->control_data, data, 2);
717         }
718         uda1380_set_bias_level(codec, SND_SOC_BIAS_STANDBY);
719         uda1380_set_bias_level(codec, codec->suspend_bias_level);
720         return 0;
721 }
722
723 static int uda1380_probe(struct platform_device *pdev)
724 {
725         struct snd_soc_device *socdev = platform_get_drvdata(pdev);
726         struct snd_soc_codec *codec;
727         struct uda1380_platform_data *pdata;
728         int ret = 0;
729
730         if (uda1380_codec == NULL) {
731                 dev_err(&pdev->dev, "Codec device not registered\n");
732                 return -ENODEV;
733         }
734
735         socdev->card->codec = uda1380_codec;
736         codec = uda1380_codec;
737         pdata = codec->dev->platform_data;
738
739         /* register pcms */
740         ret = snd_soc_new_pcms(socdev, SNDRV_DEFAULT_IDX1, SNDRV_DEFAULT_STR1);
741         if (ret < 0) {
742                 dev_err(codec->dev, "failed to create pcms: %d\n", ret);
743                 goto pcm_err;
744         }
745
746         /* power on device */
747         uda1380_set_bias_level(codec, SND_SOC_BIAS_STANDBY);
748         /* set clock input */
749         switch (pdata->dac_clk) {
750         case UDA1380_DAC_CLK_SYSCLK:
751                 uda1380_write(codec, UDA1380_CLK, 0);
752                 break;
753         case UDA1380_DAC_CLK_WSPLL:
754                 uda1380_write(codec, UDA1380_CLK, R00_DAC_CLK | R00_ADC_CLK);
755                 break;
756         }
757
758         snd_soc_add_controls(codec, uda1380_snd_controls,
759                                 ARRAY_SIZE(uda1380_snd_controls));
760         uda1380_add_widgets(codec);
761
762         return ret;
763
764 pcm_err:
765         return ret;
766 }
767
768 /* power down chip */
769 static int uda1380_remove(struct platform_device *pdev)
770 {
771         struct snd_soc_device *socdev = platform_get_drvdata(pdev);
772         struct snd_soc_codec *codec = socdev->card->codec;
773
774         if (codec->control_data)
775                 uda1380_set_bias_level(codec, SND_SOC_BIAS_OFF);
776
777         snd_soc_free_pcms(socdev);
778         snd_soc_dapm_free(socdev);
779
780         return 0;
781 }
782
783 struct snd_soc_codec_device soc_codec_dev_uda1380 = {
784         .probe =        uda1380_probe,
785         .remove =       uda1380_remove,
786         .suspend =      uda1380_suspend,
787         .resume =       uda1380_resume,
788 };
789 EXPORT_SYMBOL_GPL(soc_codec_dev_uda1380);
790
791 static int uda1380_register(struct uda1380_priv *uda1380)
792 {
793         int ret, i;
794         struct snd_soc_codec *codec = &uda1380->codec;
795         struct uda1380_platform_data *pdata = codec->dev->platform_data;
796
797         if (uda1380_codec) {
798                 dev_err(codec->dev, "Another UDA1380 is registered\n");
799                 return -EINVAL;
800         }
801
802         if (!pdata || !pdata->gpio_power || !pdata->gpio_reset)
803                 return -EINVAL;
804
805         ret = gpio_request(pdata->gpio_power, "uda1380 power");
806         if (ret)
807                 goto err_out;
808         ret = gpio_request(pdata->gpio_reset, "uda1380 reset");
809         if (ret)
810                 goto err_gpio;
811
812         gpio_direction_output(pdata->gpio_power, 1);
813
814         /* we may need to have the clock running here - pH5 */
815         gpio_direction_output(pdata->gpio_reset, 1);
816         udelay(5);
817         gpio_set_value(pdata->gpio_reset, 0);
818
819         mutex_init(&codec->mutex);
820         INIT_LIST_HEAD(&codec->dapm_widgets);
821         INIT_LIST_HEAD(&codec->dapm_paths);
822
823         codec->private_data = uda1380;
824         codec->name = "UDA1380";
825         codec->owner = THIS_MODULE;
826         codec->read = uda1380_read_reg_cache;
827         codec->write = uda1380_write;
828         codec->bias_level = SND_SOC_BIAS_OFF;
829         codec->set_bias_level = uda1380_set_bias_level;
830         codec->dai = uda1380_dai;
831         codec->num_dai = ARRAY_SIZE(uda1380_dai);
832         codec->reg_cache_size = ARRAY_SIZE(uda1380_reg);
833         codec->reg_cache = &uda1380->reg_cache;
834         codec->reg_cache_step = 1;
835
836         memcpy(codec->reg_cache, uda1380_reg, sizeof(uda1380_reg));
837
838         ret = uda1380_reset(codec);
839         if (ret < 0) {
840                 dev_err(codec->dev, "Failed to issue reset\n");
841                 goto err_reset;
842         }
843
844         INIT_WORK(&uda1380->work, uda1380_flush_work);
845
846         for (i = 0; i < ARRAY_SIZE(uda1380_dai); i++)
847                 uda1380_dai[i].dev = codec->dev;
848
849         uda1380_codec = codec;
850
851         ret = snd_soc_register_codec(codec);
852         if (ret != 0) {
853                 dev_err(codec->dev, "Failed to register codec: %d\n", ret);
854                 goto err_reset;
855         }
856
857         ret = snd_soc_register_dais(uda1380_dai, ARRAY_SIZE(uda1380_dai));
858         if (ret != 0) {
859                 dev_err(codec->dev, "Failed to register DAIs: %d\n", ret);
860                 goto err_dai;
861         }
862
863         return 0;
864
865 err_dai:
866         snd_soc_unregister_codec(codec);
867 err_reset:
868         gpio_set_value(pdata->gpio_power, 0);
869         gpio_free(pdata->gpio_reset);
870 err_gpio:
871         gpio_free(pdata->gpio_power);
872 err_out:
873         return ret;
874 }
875
876 static void uda1380_unregister(struct uda1380_priv *uda1380)
877 {
878         struct snd_soc_codec *codec = &uda1380->codec;
879         struct uda1380_platform_data *pdata = codec->dev->platform_data;
880
881         snd_soc_unregister_dais(uda1380_dai, ARRAY_SIZE(uda1380_dai));
882         snd_soc_unregister_codec(&uda1380->codec);
883
884         gpio_set_value(pdata->gpio_power, 0);
885         gpio_free(pdata->gpio_reset);
886         gpio_free(pdata->gpio_power);
887
888         kfree(uda1380);
889         uda1380_codec = NULL;
890 }
891
892 #if defined(CONFIG_I2C) || defined(CONFIG_I2C_MODULE)
893 static __devinit int uda1380_i2c_probe(struct i2c_client *i2c,
894                                       const struct i2c_device_id *id)
895 {
896         struct uda1380_priv *uda1380;
897         struct snd_soc_codec *codec;
898         int ret;
899
900         uda1380 = kzalloc(sizeof(struct uda1380_priv), GFP_KERNEL);
901         if (uda1380 == NULL)
902                 return -ENOMEM;
903
904         codec = &uda1380->codec;
905         codec->hw_write = (hw_write_t)i2c_master_send;
906
907         i2c_set_clientdata(i2c, uda1380);
908         codec->control_data = i2c;
909
910         codec->dev = &i2c->dev;
911
912         ret = uda1380_register(uda1380);
913         if (ret != 0)
914                 kfree(uda1380);
915
916         return ret;
917 }
918
919 static int __devexit uda1380_i2c_remove(struct i2c_client *i2c)
920 {
921         struct uda1380_priv *uda1380 = i2c_get_clientdata(i2c);
922         uda1380_unregister(uda1380);
923         return 0;
924 }
925
926 static const struct i2c_device_id uda1380_i2c_id[] = {
927         { "uda1380", 0 },
928         { }
929 };
930 MODULE_DEVICE_TABLE(i2c, uda1380_i2c_id);
931
932 static struct i2c_driver uda1380_i2c_driver = {
933         .driver = {
934                 .name =  "UDA1380 I2C Codec",
935                 .owner = THIS_MODULE,
936         },
937         .probe =    uda1380_i2c_probe,
938         .remove =   __devexit_p(uda1380_i2c_remove),
939         .id_table = uda1380_i2c_id,
940 };
941 #endif
942
943 static int __init uda1380_modinit(void)
944 {
945         int ret;
946 #if defined(CONFIG_I2C) || defined(CONFIG_I2C_MODULE)
947         ret = i2c_add_driver(&uda1380_i2c_driver);
948         if (ret != 0)
949                 pr_err("Failed to register UDA1380 I2C driver: %d\n", ret);
950 #endif
951         return 0;
952 }
953 module_init(uda1380_modinit);
954
955 static void __exit uda1380_exit(void)
956 {
957 #if defined(CONFIG_I2C) || defined(CONFIG_I2C_MODULE)
958         i2c_del_driver(&uda1380_i2c_driver);
959 #endif
960 }
961 module_exit(uda1380_exit);
962
963 MODULE_AUTHOR("Giorgio Padrin");
964 MODULE_DESCRIPTION("Audio support for codec Philips UDA1380");
965 MODULE_LICENSE("GPL");